報名開始時間:2019-09-18 00:00:00
報名結束時間:2019-09-26 12:00:00
目前報名活動時間已結束!
活動資訊:
主題: 應用於第五代行動通訊和雷達感測之毫米波本地振盪器與鎖相迴路設計分享
(mmW LO and PLL for 5G and Radar Sensor)
演獎者: 臺北大學 電機工程學系 郭岳芳 博士(第22屆系友)
時間: 108.9.26 (四)19:00-21:00; 地點: SF738
報名網址: http://www.ee.fju.edu.tw/signup.php?tpl=3&type=signup&id=2914
社群資訊: http://www.ee.fju.edu.tw/data.php?id=2039&tpl=24
餐點: Fried chicken and Drink
經費來源: 深耕計畫 – 毫米波5G通訊及雷達感測社群
計畫召集人: 林昇洲 主任
* 系友開車前來請於108.9.25(三)12:00 前報名,並知會系辦公室(#2905-2538)以辦理停車事宜
由於第五代行動通訊(5G)系統與雷達感測系統(Radar Sensor)的發展與應用日趨重要,本地振盪訊號(LO)頻率逐漸由sub-6GHz頻率朝毫米波(mmW)頻帶邁進,因此mmW LO設計顯得格外重要。LO主要由鎖相迴路(Phase-locked Loops, PLL)架構所組成,利用低雜訊晶體振盪器的低頻率訊(REF),經由PLL內的除頻器(N),倍頻至高頻率訊號,若要支援多頻帶切換頻率的需求,除頻器需要支援多除數的切換,此PLL架構又稱之為頻率合成器,也就是目前所使用的LO訊號。
現今市售頻率合成器晶片規格,皆以壓控振盪器(VCO)產生核心基頻,再利用內建倍頻電路將頻率加倍至Ku-band(12-18GHz),若要符合5G NR的28GHz頻帶,則再需要外接倍頻器將頻率提升至Ka-band(27-40GHz)的RF頻帶。市售PLL晶片除了提供模組驗證外,還提供免費軟體工具給使用者驗證不同核心VCO的相位雜訊效能與系統穩定度分析。
本次演講主題主要分為幾個重點:
Dr. Yue -Fang Kuo (郭岳芳 博士)
Assistant Professor , Department of Electrical Engineering, National Taipei University
Telephone: +886-2-8674-1111#66813
E-mail: [email protected]
RESEARCH:
Ten years experience developing radio frequency integrated circuits in CMOS technology included local oscillator, frequency synthesizers, and clock generator. Three year experience of working is in the areas of millimeter astronomical oscillators and astronomical instrumentation design , yield phase-locked broadband VCO and YIG-tuned oscillator module for astronomical heterodyne receiver applications.
Major Research Topics:
1. Mixed-signal Integrated Circuits and System Design
2. Frequency Synthesizer Designs
3. Green Energy Circuit Designs
Interesting Research Topics:
1. Phase noise instrument development for free-running VCO measurement
2. The development of power manager for supporting RF module testing
3. RF instrument and module designs
4. RFIC packaging and housing design
5. Waveguide fabrication design
EDUCATION:
National Dong Hwa University, Hualien, Taiwan
Ph.D. of Electrical Engineering, Sept. 2005 – July 2010
National Dong Hwa University, Hualien, Taiwan
Master of Electrical Engineering, Sept. 2003 – July 2005
Catholic Fu -Jen University, Taiwan Taipei
Bachelor of Electronic Engineering, Sept. 1998 – Jan. 2003
EXPERIENCE:
National Taipei University, Dept. of EE, New Taipei City, Taiwan
Assistant Professor, Sept. 2015 – present
Academia Sinica Institute of Astronomy and Astrophysics, Taiwan Taipei
Post doc Fellow, Sept. 2010 – Sept. 2015
Engineer Staff, Sept. 2008 – Aug. 2010
下載檔案 - 應用於第五代行動通訊和雷達感測之毫米波本地振盪器與鎖相迴路設計分享 [相容模式].pdf
報名結束時間:2019-09-26 12:00:00
目前報名活動時間已結束!
活動資訊:
主題: 應用於第五代行動通訊和雷達感測之毫米波本地振盪器與鎖相迴路設計分享
(mmW LO and PLL for 5G and Radar Sensor)
演獎者: 臺北大學 電機工程學系 郭岳芳 博士(第22屆系友)
時間: 108.9.26 (四)19:00-21:00; 地點: SF738
報名網址: http://www.ee.fju.edu.tw/signup.php?tpl=3&type=signup&id=2914
社群資訊: http://www.ee.fju.edu.tw/data.php?id=2039&tpl=24
餐點: Fried chicken and Drink
經費來源: 深耕計畫 – 毫米波5G通訊及雷達感測社群
計畫召集人: 林昇洲 主任
* 系友開車前來請於108.9.25(三)12:00 前報名,並知會系辦公室(#2905-2538)以辦理停車事宜
由於第五代行動通訊(5G)系統與雷達感測系統(Radar Sensor)的發展與應用日趨重要,本地振盪訊號(LO)頻率逐漸由sub-6GHz頻率朝毫米波(mmW)頻帶邁進,因此mmW LO設計顯得格外重要。LO主要由鎖相迴路(Phase-locked Loops, PLL)架構所組成,利用低雜訊晶體振盪器的低頻率訊(REF),經由PLL內的除頻器(N),倍頻至高頻率訊號,若要支援多頻帶切換頻率的需求,除頻器需要支援多除數的切換,此PLL架構又稱之為頻率合成器,也就是目前所使用的LO訊號。
現今市售頻率合成器晶片規格,皆以壓控振盪器(VCO)產生核心基頻,再利用內建倍頻電路將頻率加倍至Ku-band(12-18GHz),若要符合5G NR的28GHz頻帶,則再需要外接倍頻器將頻率提升至Ka-band(27-40GHz)的RF頻帶。市售PLL晶片除了提供模組驗證外,還提供免費軟體工具給使用者驗證不同核心VCO的相位雜訊效能與系統穩定度分析。
本次演講主題主要分為幾個重點:
- PLL原理與系統穩定度介紹
- mmW PLL的電路架構與方塊圖
- 現今PLL產品介紹與功能解說
- LO訊號的相位雜訊介紹與分析
|
Dr. Yue -Fang Kuo (郭岳芳 博士)
Telephone: +886-2-8674-1111#66813
E-mail: [email protected]
RESEARCH:
Ten years experience developing radio frequency integrated circuits in CMOS technology included local oscillator, frequency synthesizers, and clock generator. Three year experience of working is in the areas of millimeter astronomical oscillators and astronomical instrumentation design , yield phase-locked broadband VCO and YIG-tuned oscillator module for astronomical heterodyne receiver applications.
Major Research Topics:
1. Mixed-signal Integrated Circuits and System Design
2. Frequency Synthesizer Designs
3. Green Energy Circuit Designs
Interesting Research Topics:
1. Phase noise instrument development for free-running VCO measurement
2. The development of power manager for supporting RF module testing
3. RF instrument and module designs
4. RFIC packaging and housing design
5. Waveguide fabrication design
EDUCATION:
National Dong Hwa University, Hualien, Taiwan
Ph.D. of Electrical Engineering, Sept. 2005 – July 2010
National Dong Hwa University, Hualien, Taiwan
Master of Electrical Engineering, Sept. 2003 – July 2005
Catholic Fu -Jen University, Taiwan Taipei
Bachelor of Electronic Engineering, Sept. 1998 – Jan. 2003
EXPERIENCE:
National Taipei University, Dept. of EE, New Taipei City, Taiwan
Assistant Professor, Sept. 2015 – present
Academia Sinica Institute of Astronomy and Astrophysics, Taiwan Taipei
Post doc Fellow, Sept. 2010 – Sept. 2015
Engineer Staff, Sept. 2008 – Aug. 2010
下載檔案 - 應用於第五代行動通訊和雷達感測之毫米波本地振盪器與鎖相迴路設計分享 [相容模式].pdf